计算机考研408计算机组成原理

选段72P
查看全部
[2.1.1]--1.0你好,我是计算机组成原理
[2.1.2]--1.1计算机的发展(大纲已删但建议看看)
[2.1.3]--1.2.1计算机硬件的基本组成
[2.1.4]--1.2.2认识各个硬件部件
[2.1.5]--1.2.3计算机系统的层次结构
[2.1.6]--1.3计算机的xing能指标
[2.2.1]--2.1.1进位计数制
[2.2.2]--2.1.2BCD码(大纲已删408考生可不看)
[2.2.3]--2.1.3字符与字符串
[2.2.4]--2.1.4奇偶校验码(计组大纲已删但计网要考)
[2.2.5]--2.1.5海明校验码(计组大纲已删但计网要考)
[2.2.6]--2.1.6循环冗余校验码(计组大纲已删但计网要考)
[2.2.7]--2.2.1定点数的表示
[2.2.8]--2.2.2原码补码移码的作用
[2.2.9]--2.2.3移位运算
[2.2.10]--2.2.4加减运算和溢出判断
[2.2.11]--2.2.5原码的乘法运算
[2.2.12]--2.2.5补码的乘法运算
[2.2.13]--2.2.6原码的除法运算
[2.2.14]--2.2.6补码的除法运算
[2.2.15]--2.2.7强制类型转换
[2.2.16]--2.2.8数据的存储和排列
[2.2.17]--2.3.1浮点数的表示
[2.2.18]--2.3.2IEEE75
[2.2.19]--2.3.3浮点数的运算
[2.2.20]--2.4.1电路的基本原理、加法器设计
[2.2.21]--2.4.2加法器、ALU的改进
[2.3.1]--3.1+3.2_存储系统基本概念
[2.3.2]--3.3.1_主存储器的基本组成
[2.3.3]--3.3.2_SRAM和DRAM
[2.3.4]--3.3.3_只读存储器ROM
[2.3.5]--3.4_主存储器与CPU的连接
[2.3.6]--3.5_双端口RAM和多模块存储器
[2.3.7]--3.6.1_Cache的基本概念和原理
[2.3.8]--3.6.2_Cache和主存的映射方式
[2.3.9]--3.6.3_Cache替换算法
[2.3.10]--3.6.4_Cache写策略
[2.3.11]--3.7.1_页式存储器
[2.3.12]--3.7.2_虚拟存储器
[2.4.1]--4.1.1_指令格式
[2.4.2]--4.1.2_扩展操作码指令格式
[2.4.3]--4.2.1_指令寻址
[2.4.4]--4.2.2_数据寻址
[2.4.5]--4.2.3_数据寻址2_偏移寻址
[2.4.6]--4.2.4_数据寻址3_堆栈寻址
[2.4.7]--4.3_CISC和RISC
[1.5.1]--5.0回忆过去
[1.5.2]--5.1CPU的功能和基本结构
[1.5.3]--5.2指令周期的数据流
[1.5.4]--5.3.1数据通路-单总线结构
[1.5.5]--5.3.2数据通路-专用通路结构
[1.5.6]--5.4.1硬布线控制器的设计
[1.5.7]--5.4.2微程序控制器的基本原理
[1.5.8]--5.4.3微指令的设计
[1.5.9]--5.4.4微程序控制单元的设计
[1.5.10]--5.5.1_指令流水线的基本概念
[1.5.11]--5.5.2_指令流水线的影响因素和分类
[1.5.12]--5.5.3_五段式指令流水线
[1.6.1]--6.1.1_总线概述
[1.6.2]--6.1.2_总线的性能指标
[1.6.3]--6.2_总线仲裁
[1.6.4]--6.3_总线操作和定时
[1.6.5]--6.4_总线标准
[1.7.1]--7.1_IO系统基本概念
[1.7.2]--7.2.1_输入输出设备
[1.7.3]--7.2.2_外存储器
[1.7.4]--7.3_I-O接口
[1.7.5]--7.4.1_程序查询方式
[1.7.6]--7.4.2_中断的作用和原理
[1.7.7]--7.4.3_多重中断
[1.7.8]--7.4.4_程序中断方式
[1.7.9]--7.4.5_DMA方式
[2.1.1]--1.0你好,我是计算机组成原理
[2.1.2]--1.1计算机的发展(大纲已删但建议看看)
[2.1.3]--1.2.1计算机硬件的基本组成
[2.1.4]--1.2.2认识各个硬件部件
[2.1.5]--1.2.3计算机系统的层次结构
[2.1.6]--1.3计算机的xing能指标
[2.2.1]--2.1.1进位计数制
[2.2.2]--2.1.2BCD码(大纲已删408考生可不看)
[2.2.3]--2.1.3字符与字符串
[2.2.4]--2.1.4奇偶校验码(计组大纲已删但计网要考)
[2.2.5]--2.1.5海明校验码(计组大纲已删但计网要考)
[2.2.6]--2.1.6循环冗余校验码(计组大纲已删但计网要考)
[2.2.7]--2.2.1定点数的表示
[2.2.8]--2.2.2原码补码移码的作用
[2.2.9]--2.2.3移位运算
[2.2.10]--2.2.4加减运算和溢出判断
[2.2.11]--2.2.5原码的乘法运算
[2.2.12]--2.2.5补码的乘法运算
[2.2.13]--2.2.6原码的除法运算
[2.2.14]--2.2.6补码的除法运算
[2.2.15]--2.2.7强制类型转换
[2.2.16]--2.2.8数据的存储和排列
[2.2.17]--2.3.1浮点数的表示
[2.2.18]--2.3.2IEEE75
[2.2.19]--2.3.3浮点数的运算
[2.2.20]--2.4.1电路的基本原理、加法器设计
[2.2.21]--2.4.2加法器、ALU的改进
[2.3.1]--3.1+3.2_存储系统基本概念
[2.3.2]--3.3.1_主存储器的基本组成
[2.3.3]--3.3.2_SRAM和DRAM
[2.3.4]--3.3.3_只读存储器ROM
[2.3.5]--3.4_主存储器与CPU的连接
[2.3.6]--3.5_双端口RAM和多模块存储器
[2.3.7]--3.6.1_Cache的基本概念和原理
[2.3.8]--3.6.2_Cache和主存的映射方式
[2.3.9]--3.6.3_Cache替换算法
[2.3.10]--3.6.4_Cache写策略
[2.3.11]--3.7.1_页式存储器
[2.3.12]--3.7.2_虚拟存储器
[2.4.1]--4.1.1_指令格式
[2.4.2]--4.1.2_扩展操作码指令格式
[2.4.3]--4.2.1_指令寻址
[2.4.4]--4.2.2_数据寻址
[2.4.5]--4.2.3_数据寻址2_偏移寻址
[2.4.6]--4.2.4_数据寻址3_堆栈寻址
[2.4.7]--4.3_CISC和RISC
[1.5.1]--5.0回忆过去
[1.5.2]--5.1CPU的功能和基本结构
[1.5.3]--5.2指令周期的数据流
[1.5.4]--5.3.1数据通路-单总线结构
[1.5.5]--5.3.2数据通路-专用通路结构
[1.5.6]--5.4.1硬布线控制器的设计
[1.5.7]--5.4.2微程序控制器的基本原理
[1.5.8]--5.4.3微指令的设计
[1.5.9]--5.4.4微程序控制单元的设计
[1.5.10]--5.5.1_指令流水线的基本概念
[1.5.11]--5.5.2_指令流水线的影响因素和分类
[1.5.12]--5.5.3_五段式指令流水线
[1.6.1]--6.1.1_总线概述
[1.6.2]--6.1.2_总线的性能指标
[1.6.3]--6.2_总线仲裁
[1.6.4]--6.3_总线操作和定时
[1.6.5]--6.4_总线标准
[1.7.1]--7.1_IO系统基本概念
[1.7.2]--7.2.1_输入输出设备
[1.7.3]--7.2.2_外存储器
[1.7.4]--7.3_I-O接口
[1.7.5]--7.4.1_程序查询方式
[1.7.6]--7.4.2_中断的作用和原理
[1.7.7]--7.4.3_多重中断
[1.7.8]--7.4.4_程序中断方式
[1.7.9]--7.4.5_DMA方式






