王道计算机组成原理

WildLuvletter6349播放 0弹幕
AC 280550502021-4-22
1

选段64P

查看全部

  • 00.1.0_你好,我是计算机组成原理

  • 01.1.1_计算机的发展

  • 02.1.2.1_计算机硬件的基本组成

  • 03.1.2.2_认识各个硬件部件

  • 04.1.2.3_计算机系统的层次结构

  • 05.1.3_计算机的性能指标

  • 00.2.1.1_进位计数制

  • 01.2.1.2_BCD码

  • 02.2.1.3_字符与字符串

  • 03.2.1.4_奇偶校验码

  • 04.2.1.5_海明校验码

  • 05.2.1.6_循环冗余校验码

  • 06.2.2.1_定点数的表示

  • 07.2.2.2_原码补码移码的作用

  • 08.2.2.3_移位运算

  • 17.2.3.2_IEEE754

  • 18.2.3.3_浮点数的运算

  • 19.2.4.1_电路的基本原理、加法器设计

  • 20.2.4.2_加法器、ALU的改进

  • 00.3.1.1_存储系统基本概念

  • 01.3.3.1_主存储器的基本组成

  • 02.3.3.2_SRAM和DRAM

  • 03.3.3.3_只读存储器ROM

  • 04.3.4_主存储器与CPU的连接

  • 05.3.5_双端口RAM和多模块存储器

  • 06.3.6.1_Cache的基本概念和原理

  • 07.3.6.2_Cache和主存的映射方式

  • 08.3.6.3_Cache替换算法

  • 09.3.6.4_Cache写策略

  • 10.3.7.1_页式存储器

  • 11.3.7.2_虚拟存储器

  • 00.4.1.1_指令格式

  • 01.4.1.2_扩展操作码指令格式

  • 02.4.2.1_指令寻址

  • 03.4.2.2_数据寻址

  • 04.4.2.3_数据寻址2_偏移寻址

  • 05.4.2.4_数据寻址3_堆栈寻址

  • 06.4.3_CISC和RISC

  • 00.5.0_回忆过去

  • 01.5.1_CPU的功能和基本结构

  • 02.5.2_指令周期的数据流

  • 03.5.3.1_数据通路-单总线结构

  • 04.5.3.2_数据通路-专用通路结构

  • 05.5.4.1_硬布线控制器的设计

  • 06.5.4.2_微程序控制器的基本原理

  • 07.5.4.3_微指令的设计

  • 08.5.4.4_微程序控制单元的设计

  • 09.5.5.1_指令流水线的基本概念

  • 10.5.5.2_指令流水线的影响因素和分类

  • 11.5.5.3_五段式指令流水线

  • 00.6.1.1_总线概述

  • 01.6.1.2_总线的性能指标

  • 02.6.2_总线仲裁

  • 03.6.3_总线操作和定时

  • 04.6.4_总线标准

  • 00.7.1_IO系统基本概念

  • 01.7.2.1_输入输出设备

  • 02.7.2.2_外存储器

  • 03.7.3_I-O接口

  • 04.7.4.1_程序查询方式

  • 05.7.4.2_中断的作用和原理

  • 06.7.4.3_多重中断

  • 07.7.4.4_程序中断方式

  • 08.7.4.5_DMA方式

选段64
  • 00.1.0_你好,我是计算机组成原理

  • 01.1.1_计算机的发展

  • 02.1.2.1_计算机硬件的基本组成

  • 03.1.2.2_认识各个硬件部件

  • 04.1.2.3_计算机系统的层次结构

  • 05.1.3_计算机的性能指标

  • 00.2.1.1_进位计数制

  • 01.2.1.2_BCD码

  • 02.2.1.3_字符与字符串

  • 03.2.1.4_奇偶校验码

  • 04.2.1.5_海明校验码

  • 05.2.1.6_循环冗余校验码

  • 06.2.2.1_定点数的表示

  • 07.2.2.2_原码补码移码的作用

  • 08.2.2.3_移位运算

  • 17.2.3.2_IEEE754

  • 18.2.3.3_浮点数的运算

  • 19.2.4.1_电路的基本原理、加法器设计

  • 20.2.4.2_加法器、ALU的改进

  • 00.3.1.1_存储系统基本概念

  • 01.3.3.1_主存储器的基本组成

  • 02.3.3.2_SRAM和DRAM

  • 03.3.3.3_只读存储器ROM

  • 04.3.4_主存储器与CPU的连接

  • 05.3.5_双端口RAM和多模块存储器

  • 06.3.6.1_Cache的基本概念和原理

  • 07.3.6.2_Cache和主存的映射方式

  • 08.3.6.3_Cache替换算法

  • 09.3.6.4_Cache写策略

  • 10.3.7.1_页式存储器

  • 11.3.7.2_虚拟存储器

  • 00.4.1.1_指令格式

  • 01.4.1.2_扩展操作码指令格式

  • 02.4.2.1_指令寻址

  • 03.4.2.2_数据寻址

  • 04.4.2.3_数据寻址2_偏移寻址

  • 05.4.2.4_数据寻址3_堆栈寻址

  • 06.4.3_CISC和RISC

  • 00.5.0_回忆过去

  • 01.5.1_CPU的功能和基本结构

  • 02.5.2_指令周期的数据流

  • 03.5.3.1_数据通路-单总线结构

  • 04.5.3.2_数据通路-专用通路结构

  • 05.5.4.1_硬布线控制器的设计

  • 06.5.4.2_微程序控制器的基本原理

  • 07.5.4.3_微指令的设计

  • 08.5.4.4_微程序控制单元的设计

  • 09.5.5.1_指令流水线的基本概念

  • 10.5.5.2_指令流水线的影响因素和分类

  • 11.5.5.3_五段式指令流水线

  • 00.6.1.1_总线概述

  • 01.6.1.2_总线的性能指标

  • 02.6.2_总线仲裁

  • 03.6.3_总线操作和定时

  • 04.6.4_总线标准

  • 00.7.1_IO系统基本概念

  • 01.7.2.1_输入输出设备

  • 02.7.2.2_外存储器

  • 03.7.3_I-O接口

  • 04.7.4.1_程序查询方式

  • 05.7.4.2_中断的作用和原理

  • 06.7.4.3_多重中断

  • 07.7.4.4_程序中断方式

  • 08.7.4.5_DMA方式

APP内打开
    查看更多
    打开AcFun,查看更多精彩内容

    下载APP,观看完整视频

    点击前往

    取消
    继续
    立即领取